Modul 3 Flashcards
(12 cards)
Rangkaian Sekuensial
Rangkaian logika yang outputnya bergantung pada input saat ini dan output sebelumnya.
Disebut juga rangkaian logika yang bekerja berdasarkan urutan waktu.
Flip-flop
Rangkaian logika yang digunakan untuk menyimpan satu bit secara semi-permanen sampai ada suatu perintah untuk menghapus atau mengganti isi dari bit yang disimpan, bekerja berdasarkan sinyal clock.
Prinsip Dasar Flip-Flop
Suatu komponen elektronika dasar seperti transistor, resistor, dan dioda yang dirangkai menjadi suatu gerbang logika yang bekerja secara sekuensial.
Berasal dari basic cell NAND atau basic cell NOR yang sering disebut SR/RS Flip-Flop (Set-Reset Flip-Flop).
Logika RS Flip-Flop
N ke 0 = Reset
N ke 1 = Set
N ke Nā = Toggle
N ke N = Hold
Data Flip-Flop (D-FF)
Flip-flop yang memiliki satu input dimana operasi dari flip-flop dikontrol oleh sinyal clock. Ketika clock aktif tapa mengalami perubahan, maka noise logic dapat terkunci dan diteruskan ke output next state.
Disusun dengan menambahkan NOT antara masukan S dan R.
Universal Flip-Flop (JK-Flip-Flop)
Memiliki dua input yang mempengaruhi pengeluaran. JK Mirip dengan SR, kecuali pada masukan, karena kondisi J=K=!, sedangkan pada SR, S=R= No Chance jika 1, dan Invalid jika 0.
Toggle Flip-Flop (T-FF)
Memiliki sifat Toggle, dimana ketika T=1, maka outputtnya complement.
Set-Reset Flip-Flop
Mempunyai dua output, yang keluar selalu berlawanan antara satu dengan yang lain. Memiliki dua input, yaitu Set dan Reset.
Merancang Flip-Flop
Suaatu Flip-Flop dengan karakteristik yang tidak umum tetap dapat diimplementasikan dalam rangkaian dengan memanfaatkan flip-flop yang ada.
Merancang T-FF dari JK-FF
- Buat tabel Operasi T-FF
- Definisikan mode operasi pada T-FF
- Bandingkan dengan tabel operasi JK-FF dengan mode operasi yang sama.
- Buat rangkaian penggantinya.
Clock
Sinyal pewaktu yang memicu rangkaian untuk aktif (trigger).
Kondisi Clock yang Memicu Rangkaian.
A. Rising Edge Trigger (RET)
Ketika transisi dari bit 0 ke bit 1.
B. Falling Edge Trigger (FET)
Ketika transisi dari bit 1 ke bit 0.
C. Positive Pulse Trigger (PPT)
Clock dibaca saat rising, ditulis saat falling.
D. Negative Pulse Trigger (NPT)
Clock dibaca saat falling, ditulis saat rising.